會員登錄
軟體搜尋
您的位置: 網站首頁 >> 程式軟體光碟 >> Linux系統 >> 商品詳情
商品詳情
商品編號:CB10751 碟片數量:1片 銷售價格:80 瀏覽次數:25776 【轉載TXT文檔】 |
您可能也喜歡:
DVD5661--企業級Linux解決方案系列的旗艦產品 英文正式版 Redhat Enterprise Linux AS V4.0 UPDATE 7 X86_64 DVD-HOTiSO
CB17358--PersonalBrain Pro v5.5.2.3 Linux 英文正式版(與眾不同的思維導圖軟體)
CB20500--JetBrains PyCharm v1.2 Linux (JetBrains Python和Django IDE器編輯軟體) 英文破解版
CB26044--THE FOUNDRY MARI V2.5V2 LNX64 and MACOSX64 and WIN64 在業界口碑非常不錯的3D紋理繪製軟體 英文破解版
CB12312--Dolphin SMASH v5.12.1 LINUX 英文正式版(混合信號兼顧多層次類比軟體)
商品描述
Super-FinSim 仿真軟體 英文正式版 Super Finsim v9.3.58 Linux-RECOiL
軟體簡介:
Super-FinSim 仿真軟體 英文正式版 Super Finsim v9.3.58 Linux-RECOiL
軟體簡介:
Super-FinSim 仿真環境由一個附帶OVI的Virology編譯器,一個仿真構件和一個仿真內核組
成。Verilog編譯器用於(1)檢查設計的句法和語意的正確性,(2)依據設計要求產生配置
仿真內核所要求的代碼和資料。(3)選擇性的產生一個供其他應用程式處理的中間格式表達。
仿真構件用於鏈結構成一個模擬器所需要的所有檔,例如,編譯器的輸出和仿真內核。主C鏈
結器用於此目的。仿真內核是所有Veilog設計仿真公共代碼。一旦配置完成,仿真內核就成為
一個定制的Verilog設計的模擬器。Super-FinSim的模擬器可以運行
Super-FinSim Verilog 編譯器有一個快速和強大的能進行廣泛錯誤檢查和恢復的分析器。此
外,分析器能產生標明潛在設計錯誤的警告資訊代碼,例如,交換一個越界的陣列元素。
Super-FinSim Verilog 編譯器支援來自Verilog-XL的一些編譯器選項,包括控制庫搜索功能的
選項。為便於引用命令檔同樣得到支持。必需事先指定希望的Super- FinSim 模擬器模式,不
管是編譯,解釋或編譯、解釋的混合狀態。如果不指定,Super-FinSim將會試圖仿真編譯模式
下的整個設計,如果發現了一個許可的編譯模擬器,否則,將在解釋模式仿真設計。所有的編
譯資訊儲存在登記檔‘finvc.log’。
Super-FinSim模擬器使用仿真內核的波形常式介面支援即時波形顯示。最近的Super-FinSim從
資料I/O的工程捕捉系統(ECS)和 Veribest’s Veriscope支援即時波形顯示。用ECS波形顯示
構造模擬器,必須指定選項‘-ecs’。用Veriscope波形顯示構造模擬器,必須指定選項 ‘-veriscope’。
軟體簡介:
Super-FinSim 仿真軟體 英文正式版 Super Finsim v9.3.58 Linux-RECOiL
軟體簡介:
Super-FinSim 仿真環境由一個附帶OVI的Virology編譯器,一個仿真構件和一個仿真內核組
成。Verilog編譯器用於(1)檢查設計的句法和語意的正確性,(2)依據設計要求產生配置
仿真內核所要求的代碼和資料。(3)選擇性的產生一個供其他應用程式處理的中間格式表達。
仿真構件用於鏈結構成一個模擬器所需要的所有檔,例如,編譯器的輸出和仿真內核。主C鏈
結器用於此目的。仿真內核是所有Veilog設計仿真公共代碼。一旦配置完成,仿真內核就成為
一個定制的Verilog設計的模擬器。Super-FinSim的模擬器可以運行
Super-FinSim Verilog 編譯器有一個快速和強大的能進行廣泛錯誤檢查和恢復的分析器。此
外,分析器能產生標明潛在設計錯誤的警告資訊代碼,例如,交換一個越界的陣列元素。
Super-FinSim Verilog 編譯器支援來自Verilog-XL的一些編譯器選項,包括控制庫搜索功能的
選項。為便於引用命令檔同樣得到支持。必需事先指定希望的Super- FinSim 模擬器模式,不
管是編譯,解釋或編譯、解釋的混合狀態。如果不指定,Super-FinSim將會試圖仿真編譯模式
下的整個設計,如果發現了一個許可的編譯模擬器,否則,將在解釋模式仿真設計。所有的編
譯資訊儲存在登記檔‘finvc.log’。
Super-FinSim模擬器使用仿真內核的波形常式介面支援即時波形顯示。最近的Super-FinSim從
資料I/O的工程捕捉系統(ECS)和 Veribest’s Veriscope支援即時波形顯示。用ECS波形顯示
構造模擬器,必須指定選項‘-ecs’。用Veriscope波形顯示構造模擬器,必須指定選項 ‘-veriscope’。